原创 uartchm

#ifndef __USART_H #define __USART_H #include “stdio.h” #include “sys.h” ////////////////////////////////////////////

原创 uart

@[#include “sys.h” #include “usart.h” #include “stm32f10x_usart.h” #include “LedControl.h” /////////////////////////

原创 DMAUART接收完再發送,以免重複發送

#include “sys.h” #include “usart.h” #include “stm32f10x_usart.h” #include “LedControl.h” ///////////////////////////

原创 USB I2C RS485上拉

ISSUE:使用CPLD配置USB3300的方案將ECG的數據處理後上傳PC,發現電腦始終無法識別出USB設備??? 調試發現D+沒有接上拉電阻!!! 關於USB的上下拉電阻,不是隨便接個任意阻值的電阻就ok了。 ① usb有主從設

原创 stm32新建工程編譯老出問題

Issue1:使用的正點原子的STM32例程,但是庫文件使用 stm32官網或論壇的HALlib裏的.c和.h 文件編譯老出問題!!! 由於正點原子的庫文件,sys.h等頭文件是自己寫的,並非官方自帶的,所以如果使用的是正點原子論壇裏的

原创 EDA SW

Cadence和Mentor http://www.linelayout.com/bbs/html/2011630/7671.htm

原创 FPGA

一步一步開始FPGA邏輯設計 http://lib.csdn.net/article/deeplearning/53873 http://lib.csdn.net/article/deeplearning/49848 https:/

原创 UltraSound Imaging

https://origin-www.maximintegrated.com/cn/app-notes/index.mvp/id/4696 http://www.ti.com/solution/ultrasound_system ht

原创 PCIe復位機制(FLR)

PCIe總線自V2.0加入了功能層復位(Function Level Reset,FLR)的功能。該功能主要針對的是支持多個功能的PCIe設備(Multi-Fun PCIe Device),可以實現只對特定的Function復位,而其他的

原创 DDR地址和容量計算、Bank理解

DDR3 地址線 DDR3爲減少地址線,把地址線分爲行地址線和列地址線,在硬件上是同一組地址線; 地址線和列地址線是分時複用的,即地址要分兩次送出,先送出行地址,再送出列地址。 一般來說列地址線是10位,及A0...A9;行地址線

原创 內存知識大全

thx-bj 專注於.Net技術 【轉帖】內存知識大全 內存是主板上重要的部件之一,它是存儲CPU與外圍設備溝通的數據與 程序的部件。在主機中,內存所存儲的數據或程序有些是永久的,有些是暫時的,所以內存就有不同形式的功能與作用,而且存

原创 SI小結

常識 銅厚:1oz(盎司)=35um(微米)=1.44mil 線寬:1mil = 0.0254mm = 25.4 um; 1inch = 1000mil = 25.4 mm = 2.54 cm 1、反射 2

原创 DDR基礎知識之TDQS理解

DDR基礎知識 1)TDQS概述: 我們能在任何一個內存條的datasheet上看到TDQS/TDQS#的描述: Redundant data strobe (x8 devices only): TDQS is enabled/dis

原创 Level Shift

分析從左到右的功能: 當NMOS的S級(源級)輸入的是高電平3.3V,這時NMOS不導通,並且由於其D級(漏極)被上拉到5V,所以這樣兩極管也不導通。這樣它的輸出就是5V電平。 當NMOS的S極輸入的是低電平0V,這時NMO

原创 EMC

信號頻譜 Signal Spectra 信號之諧波頻譜在 EMC 設計考慮中是一個很重要的項目。基頻(Fundamental harmonic frequency)很少是會造成問題的頻率。大多數之 EMC 問題是來自於較高 之頻率諧波。