原创 dsp cache優化(轉載)

以前我自己編寫過乒乓結構的程序,後來查資料的時候發現乒乓結構還是很普遍的用法,但是我是初學者,其實編程優化方面,只是做過手工的軟件流水,對於硬件的深入瞭解還遠遠不夠,對CACHE的程序級優化還有待提高 下面是今天學習的一些摘錄,我相信對我

原创 我的友情鏈接

51CTO博客開發

原创 CCIR601和CCIR656標準的區別

關於這兩種信號的區別: ITU-R BT 601:16位數據傳輸;21芯;Y、U、V信號同時傳輸。 ITU-R BT 656:9芯,不需要同步信號;8位數據傳輸;串行視頻傳輸;傳輸速率是601的2倍;先傳Y,後傳UV。 CCIR601

原创 千里之行始於足下

很忙碌的一週,嗖嗖的就過完了。 接下來的兩個月估計也不會輕鬆。但開始上班之後,哪有真正輕鬆的時候了呢? 在學校給師弟師妹們講我的課題,在公司做了組內技術交流,總結了一下發現來公司之後也是做了一些有用的事情的。開始上班之後變化很大,從外到內都

原创 dsp cache優化(轉載)

以前我自己編寫過乒乓結構的程序,後來查資料的時候發現乒乓結構還是很普遍的用法,但是我是初學者,其實編程優化方面,只是做過手工的軟件流水,對於硬件的深入瞭解還遠遠不夠,對CACHE的程序級優化還有待提高 下面是今天學習的一些摘錄,我相信對我

原创 TI C64x+ DSP CACHE 一致性分析與維護

http://focus.ti.com.cn/cn/general/docs/gencontent.tsp?contentId=64183&DCMP=ca&HQS=Other+OT+catem4

原创 我的友情鏈接

51CTO博客開發

原创 針對C64x+的一些優化經驗

本人做TI DSP優化過程中的一些積累,顯得比較凌亂,但都是比較常用而且非常有必要了解的點,大家可以接在這後面補充自己的經驗: >. 同一EP包中不會出現兩條指令使用同一功能單元。    使用同一交叉通道的2條指令不能並行. >.

原创 CCIR601和CCIR656標準的區別

關於這兩種信號的區別: ITU-R BT 601:16位數據傳輸;21芯;Y、U、V信號同時傳輸。 ITU-R BT 656:9芯,不需要同步信號;8位數據傳輸;串行視頻傳輸;傳輸速率是601的2倍;先傳Y,後傳UV。 CCIR601

原创 千里之行始於足下

很忙碌的一週,嗖嗖的就過完了。 接下來的兩個月估計也不會輕鬆。但開始上班之後,哪有真正輕鬆的時候了呢? 在學校給師弟師妹們講我的課題,在公司做了組內技術交流,總結了一下發現來公司之後也是做了一些有用的事情的。開始上班之後變化很大,從外到內都

原创 TI DSP simulator 種類選擇

沒有板子時使用simulator(軟仿真)來驗證算法,是一種有效的方式。TI的CCS提供了三種軟仿真方式CPU Cycle Accurate, Device Functional and Device Cycle Accurate.其各種意