原创 第四課--AMP架構雙核應用程序開發和軟中斷處理(二)
0,前言背景 這節課講了中斷。可能很多人和我一樣不理解什麼是中斷。其實這個概念說起來很好理解,就是簡單的停下來。可是又有什麼用處?在系統設計中又處於什麼樣的一個地位呢? 這裏引薦博文(不知道不翻牆能不能看)中斷解析 這裏先綜合百度
原创 EDA實驗課課程筆記(三)——TCL腳本語言的學習1
本文參考資料爲《Tcl語言教程》,感謝作者的分享,這裏僅僅作爲簡單常用語法的入門,若有需要後期對本文進行添加補充。 EDA實驗課課程筆記(三)——TCL腳本語言的學習前言(TCL綜述)附錄(Tcl的安裝)語法腳本,命令和單詞符
原创 ISE與Notepad++關聯
安裝Notepad++,注意安裝目錄不要有中文,空格等特殊字符。 打開ISE,打開Edit下的Preferences… 具體設置如下圖!!! 打開Editor,選擇Custome選項 輸入安裝目錄(Notepad++的絕對地址
原创 (一)開機demo測試及測試流程
本系列博文用於記錄powerlink的學習過程。感謝在這條路上給與我幫助的老師及所有開源資料的提供者。學習步驟初步分爲如下幾個過程: 1,板機測試及demo的檢驗(開發板驗證及開機測試) 2,powerlink的總體的熟悉與相關數
原创 Verilog實現交通燈(數電課設)----------舊
這裏是新寫的交通燈Verilog實現交通燈(數電課設)----------新:https://blog.csdn.net/qq_41467882/article/details/86626507 裏邊又兩個核心代碼和數碼管顯示的新方法及對
原创 EDA實驗課課程筆記(四)——TCL腳本語言的學習2
EDA實驗課課程筆記(四)——TCL腳本語言的學習2控制流if循環命令whileforforeachbreak和continue命令switchsource過程(procedure) 控制流 介紹控制流命令,對之前系列EDA實驗課
原创 第五課--使用定時器實現中斷(1)
0,前言 使用定時器實現中斷。這裏通過PS端的EMIO進行使用計數器,然後再定時產生中斷。本來聽得很頭疼,後來自己想了想,畫了個圖,再結合前面講的,就覺得清楚了很多。這裏分享下這張圖。 1,代碼分析 這裏的FPGA代碼很簡單,C
原创 cv2.show()&cv2.waitKey()&cv2.VideoCapture()的使用
總結幾個常用個函數的使用 cv2.show() 這個函數的作用簡單,就是現實圖片,這個時候需要穿進去兩個參數。 cv2.imshow('顯示窗口名稱',圖像數組) 顯示窗口的名稱寫在雙引號裏,後面加上圖像數組,這裏就是使用cv2
原创 EDA實驗課課程筆記(二)——Vim編輯器
移動光標的方法 指令 解釋 h 或 向左箭頭鍵(←) 光標向左移動一個字符 j 或 向下箭頭鍵(↓) 光標向下移動一個字符 k 或 向上箭頭鍵(↑) 光標向上移動一個字符 l 或 向右箭頭鍵(→) 光標向
原创 verilog實現多週期處理器之——(三)數據相關問題及其解決
本文於自己動手寫CPU之第五階段——流水線數據相關問題 “相關”問題 流水線中常常有一些被稱爲“相關”的情況發生,它使得指令序列中下一條指令無法依照設計的時鐘週期運行,這些“相關”會減少流水線的性能。 流水線中的相關分爲三種類型。
原创 使用Python實現簡單的考研英語高頻單詞統計
使用Python實現簡單的詞頻統計前言anaconda第三方庫的安裝代碼分享及分析 前言 此次作爲一個簡單demo分享,閒來試試做一個詞頻統計統計英語卷子單詞出現的次數及頻率,具體代碼及分析如下。 anaconda第三方庫的安裝
原创 verilog實現多週期處理器之——(二)第一條指令ori的實現
本博文希望對於OpenMIPS第一條指令ori加以實現並總結。會加入一些基本的理論以及博主的學習記錄。 流水與五級流水 什麼是流水:拆分,並行。將多條指令的執行相互重疊起來。就構成了流水,這樣充分利用了執行部件的並行性,提高了
原创 EDA實驗課課程筆記(一)——linux操作系統及linux下的基本指令
EDA實驗課課程筆記(一)——linux操作系統及linux下的基本指令實驗目標1,瞭解Linux系統的基本特點2,掌握Linux的常用命令3,掌握Linux的命令輸入技巧實驗內容1,基本的Linux知識2,Linux的常用命令1
原创 (三.1)基於MicroBlaze的PowerlinkC代碼分析
本文簡單介紹ISE平臺下的MicroBlaze的大致框架,然後分析開源的C代碼在平臺中的是使用以及通信原理的分析與筆者本身的理解。本文不介紹 本次使用的是ISE14.7搭建平臺,使用xilinx_openpowerlink_2.
原创 博文傳送門--FPGA
0,按鍵消抖 Verilog實現獨立按鍵消抖(狀態機) Verilog實現的多個按鍵消抖(具體模塊可用) 1,狀態機(交通燈) Verilog實現交通燈(數電課設)----------舊 Verilog實現交通燈(數電課設)-----新