原创 Cadence 03_j 原理圖中高亮網絡

https://blog.csdn.net/LGCPCB/article/details/89678106 Cadence OrCAD 如何原理圖中高亮網絡 orCAD能否像Atium Desiger軟件一樣在原圖理中選中網絡按住ALT鍵

原创 allegro 08_g 蛇形走線

文章基於Cadence 16.6 1、Route ->Delay Tune ,鼠標點擊等長線的單挑線較短的一條。  

原创 allegro 08_I 單層高亮

allegro可以像AD中Shift + S 般高亮顯示單層(僅模糊顯示其他層,無法想ad中僅操作單層)。但是可以線性調節透明度,這點很爽。大家爲了使用方便,也可以自行添加快捷鍵,來進行切換。 找到了原文鏈接:https://blog.c

原创 allegro 08_H 過孔實心空心切換

文章參考:https://blog.csdn.net/Britripe/article/details/106016705 文章基於cadence16.6 1、setup / Design Parameters 2、Filled Pads

原创 allegro 08_F 扇出BGA器件

https://blog.csdn.net/qq_38376586/article/details/86754364

原创 allegro 08_G 隱藏 or 顯示電源網路

文章參考:https://blog.csdn.net/varding/article/details/19477165 設置 1、隱藏飛線 logic=>Identify DC Nets,在裏面把地或者電源設置成0或者3.3之類的就能隱藏

原创 allegro 08_E 拉線options選項都有什麼

Act              :當前佈線層 Line lock     : 可選line和Arc,走線角度 route offset :路線偏移 miter           :斜接,走線時轉角的長度 Line width   :

原创 Cadence 02_F 更改原理圖界面

https://blog.csdn.net/LGCPCB/article/details/88045546  

原创 allegro 07_D 差分佈線規則設置

差分信號:就是幅值相等,相位相反的信號。差分走線就是承載差分信號的佈線,要求長度和寬度相等。 另外在說明一點,在高速差分佈線中首先我們要考慮等長的概念。 差分佈線規則設置: 1、點擊約束管理器圖標 或者調用菜單欄:Setup->const

原创 allegro 08_E 差分佈線設置

https://blog.csdn.net/qq_29350001/article/details/50904312  https://www.cnblogs.com/guojun-junguo/p/9551061.html 文章介紹了差

原创 allegro 06_H ALLEGRO中工作模式的作用

General Edit:                       通常編輯狀態,可以完成對元件的編輯包括放置、佈線以及移動、複製、翻轉佈局等等。 Placement Edit:           元件放置狀態,點擊元件會自動進行

原创 allegro 06_i 大十字光標的使用

選擇Display->Cursor,裏面有個pcb_cursor可選菜單。若是選擇cross,則是小十字光標,若是選擇infinite,則是出現大光標。 勾選:infinite_cursor_bug_nt 畫線時會消失,筆者這裏沒有選擇

原创 allegro 08_C 羣組走線過孔設置

 說是Allegro 16.5版本新增的功能,填寫這裏因爲無法找到佈線時過孔對齊,找到這種方法

原创 allegro 07_A 規則設置基本知識

添加規則設置,文章基於Cadence 16.6版本: Electrical 電氣規則;設置等長等  physical 物理規則:常用 --設置線寬等 Spacing 線距規則:常用 same net spacing 相同網絡線距規則:

原创 影響RE檢測的實例 - 鍵盤鼠標頻點

使用PC電腦主機作爲產品的組成設備,由於鍵盤鼠標通常都是USB接口,各個廠家製作的質量參差不齊,往往也會成爲RE測試項的頻點來源。 筆者曾經使用一個鍵鼠作爲系統組成部分去做RE測試,結果發現出現132MHz頻點超標嚴重; 試驗時將鍵盤去掉