TTL門和MOS門懸空輸入的處理

引言

  本來是數字電路學習時很重要的考點,但是總容易忘掉,所以記錄一下~

內容

 TTL 

  TTL電路中的TTL是Transistor-Transistor-Logic的英文縮寫,指的是晶體管邏輯電路,即TTL門是又三極管組成的。

  由三極管的阻抗特性可知,當輸入端串聯電阻時,會影響TTL電路的輸入電壓,當輸入端串聯電阻大於1kΩ時,即使串聯電阻後接地,其輸入端的電壓相當於高電平。

  所以針對TTL門可以展開討論:

  (1)與門、與非門。懸空輸入可以是

      a.接到VDD

      b.與一條輸入並聯

      c.串聯大於1kΩ電阻接地

      d.懸空

    雖然c和d原則上可行,但從電路可靠性的角度來說不建議這麼處理。

  (2)或門、或非門。懸空輸入可以是

      a.接到地

      b.與一條輸入並聯

      c.串聯小於1kΩ電阻接地

    直接接地就最好了。

 MOS

  由MOS管的特性可知,MOS管輸入阻抗很大。輸入阻抗大,對於微弱信號的捕捉能力就很強(簡單地把干擾源等效爲一個理想電壓源和一個內阻的串聯,輸入電阻越大輸入的分壓越大),所以懸空時很容易受周圍信號的干擾。

  所以,嚴禁懸空,該接地接地,該接VDD接VDD。

發表評論
所有評論
還沒有人評論,想成為第一個評論的人麼? 請在上方評論欄輸入並且點擊發布.
相關文章