原创 Linux DMA meory簡述

1. DMA memory分類 2.       2. DMA對memory的操作函數 3.       3. DMA的層次結構 4.       4. MIPS上的DMA實現 5.       5. ARM上的DMA實現  

原创 在OrCAD/Altium 中打開原廠開發板Schematic工程的方法

Xilinx原廠給出的原理圖是一般都是Mentor DxDesigner 文件格式的,     如果客戶需要在OrCAD或者Altium Designer中導入工程,只要用PADS/DxDesigner 打開工程,然後將工程導出爲EDIF

原创 JESD204B中的鏈路同步和對齊:瞭解控制字符

目前,將JESD204B作爲高速數據轉換器首選數字接口的趨勢如火如荼。JESD204接口於2006年首次發佈,2008年改版爲JESD204A,2011年8月再改版爲目前的JESD204B。與LVDS等以前的技術相比,該接口在效率上技高

原创 JESD204B發射器的三個關鍵物理層性能指標

隨着JESD204接口更多地被數據轉換器所採用,急需對其性能加以重視,並優化數字接口。重點不應只放在數據轉換器的性能上。該標準的最初兩個版本,即2006年發佈的JESD204和2008年發佈的JESD204A,其額定數據速率爲3.125

原创 Kintex-7 和 Virtex-7 FPGA GTX 收發器的設計

This Design Advisory contains information on attribute settings, issues, and work-arounds for Kintex-7 and Virtex-7 FP

原创 詳解JESD204B串行接口時鐘需求及其實現方法

隨着數模轉換器的轉換速率越來越高,JESD204B串行接口已經越來越多地廣泛用在數模轉換器上,其對器件時鐘和同步時鐘之間的時序關係有着嚴格需求。本文就重點講解了JESD204B數模轉換器的時鐘規範,以及利用TI公司的芯片實現其時序要求。

原创 zynq Boot 尋址空間

1.參考 https://www.xilinx.com/support/answers/50991.html 2.如果Dual Stacked 可以使用QSPI-Flash支持32Mbyte, 3.如果使用32Mbyte QSPI-fla

原创 教你怎麼消除影響JESD204B鏈路傳輸的因素

JESD204B串行數據鏈路接口針對支持更高速轉換器不斷增長的帶寬需求而開發。作爲第三代標準,它提供更高的通道速率最大值(每通道高達12.5 Gbps),支持確定延遲和諧波幀時鐘。此外,得益於轉換器性能的提升--這些轉換器兼容開放市場F

原创 ADI時鐘抖動衰減器優化JESD204B串行接口功能

Analog Devices, Inc.,全球領先的高性能信號處理解決方案供應商,最近推出一款高性能時鐘抖動衰減器HMC7044,其支持JESD204B串行接口標準,適用於連接基站設計中的高速數據轉換器和現場可編程門陣列(FPGA)

原创 必看乾貨 | 學習Vivado如何獲取License

學習Vivado如何獲取License Vivado入門必看 導讀 老鐵,還在爲如何獲取Vivado License而扎心?無論此刻你是一個需要安裝Xilinx Vivado工具鏈的入門菜鳥,還是已有license過期

原创 基於JESD204協議的高速串行採集系統

摘要 在通信設施、成像設備、工業儀器儀表等需要大量數據的系統中,要求數據轉換級提供越來越寬的分辨率和越來越高的採樣率。並行接口的物理佈局和串行LVDS方法的比特率限制,給設計人員帶來技術障礙。文中基於Xilinx Vertx6 FP

原创 trustzone

 關於trustzone,個人理解如下,有些是猜測,歡迎拍磚、指正 可以簡單理解爲:原來arm linux只分用戶態和內核態。下載分爲3態,即用戶態、內核態和安全態。 用戶態通過系統調用進入內核態。內核態通過一條指令(具體指令不記得了)調

原创 在Xilinx FPGA上快速實現JESD204B

JESD204是一種連接數據轉換器(ADC和DAC)和邏輯器件的高速串行接口,該標準的 B 修訂版支持高達 12.5 Gbps串行數據速率,並可確保 JESD204 鏈路具有可重複的確定性延遲。隨着轉換器的速度和分辨率不斷提升,JESD

原创 JESD204B概述

一、JESD204B概述 1、JED204B是什麼? 一種新型的基於高速SERDES的ADC/DAC數據傳輸接口。ADC/DAC的採樣速率變得越來越高,數據的吞吐量越來越大,對於500MSPS以上的ADC/DAC,動輒就是幾十個G